台積電的下一步:7nm EUV、5nm以及3nm
文章推薦指數: 80 %
上個月在日本召開的VLSI 2019峰會上,台積電(下稱TSMC)舉辦了一次小型的媒體會,會上他們公開了目前他們在先進位程工藝方面的進度。
這篇文章就帶大家來梳理一下目前TSMC的先進工藝進度,對於未來兩到三年半導體代工業界的發展有個前瞻。
圖片來自於WikiChip,下同
註:這篇文章大部分內容翻譯自WikiChip對上述兩次會議中台積電披露內容的一篇匯總文。
由於小編不是學電路或者說電子科班出身,所以文中在電路知識相關內容的翻譯上可能有問題,請各位讀者見諒,如有問題敬請在評論指出。
原版7nm工藝(N7)
TSMC認為他們的7nm工藝(N7)是目前可用的半導體工藝中最為先進的。
在VSLI峰會上面,TSMC披露了7nm工藝的一些。
目前除了少部分主要客戶(小編:某VIDIA),大多數TSMC的客戶都表示將直接從TSMC 16nm節點工藝直接轉到7nm節點工藝。
TSMC的10nm節點將是一代短命的工藝,看起來更像是一代用於過渡的工藝。
相比起16nm節點工藝,7nm可以提供3.3倍的門電路密度,在同等功耗上提供35~40%的速度提升或者可以降低65%的功耗。
不過7nm技術的亮點更加在於TSMC對於良率的控制,根據TSMC給出的信息,得益於在10nm工藝上面的經驗,7nm工藝的成熟速度是有史以來最快的。
隨著7nm工藝紛紛被高性能計算領域所使用,TSMC開始分別向移動端客戶和生產250mm^2^以上Die大小的HPC客戶報告不同的缺陷密度。
有趣的是,TSMC發現他們7nm節點工藝的需求在每季度以1%的速度下降著,同時他們利潤的主要來源還是成熟的16nm節點工藝,不過他們認為,7nm工藝將提供整個年度25%的利潤。
第二代7nm工藝(N7P)
TSMC已經開始提供優化版的7nm製程了,他們把這種工藝命名為"N7 Performance-enhanced version",簡寫為N7P,翻譯過來就是7nm性能增強版,一般稱之為「第二代7nm工藝」或者「7nm year 2」。
N7P是在原版基礎上對某些生產步驟(例如FEOL和MOL)進行了優化,從而得到了約7%的性能提升,或者10%的省電效果。
7nm EUV(N7+)
TSMC內部將首次引入EUV(極紫外線光刻)技術的7nm工藝稱之為"N7+",不要把它和上面的「第二代7nm工藝」給搞混了,那種仍然是採用目前常用的DUV(深紫外線光刻)。
N7+已經在上個季度進入了量產環節,TSMC表明這種新工藝的產量已經可以達到原來7nm工藝的水平了。
相較於初代7nm工藝,N7+可以提供1.2倍的密度提升,同等功耗水平下提供10%的性能增幅,或者同性能節省15%的功耗。
紙面數據上的表現當然是比上面的N7P還要強一些。
當然,使用新的EUV技術也意味著需要在物理上重新實現一遍晶片,並且使用新的EUV掩膜。
6nm節點(N6)
6nm節點是N7(初代7nm工藝)的EUV等效工藝,計劃使用比N7+更多的EUV層,它兼容於N7工藝,目的是為大部分客戶提供製程的升級。
在N6工藝上,有些N7節點的設計將會採用新的方式來實現,最終將提供約18%的密度提升。
比較特別的是,N6工藝進入實際生產的時間將會比N5還要晚,風險生產將會在明年早些時候開始,在2020末開始工藝爬坡。
正因如此,TSMC稱他們將會把在N7+和N5這兩種工藝上學習到的經驗運用於N6上面。
5nm節點(N5)
TSMC 5nm工藝節點(N5)將會是7nm之後的下一個「完全節點(小編註:比如Intel的22nm到14nm為一個完全節點)」,在今年第一季度,它已經進入了風險生產,預計將於明年上半年開始工藝爬坡。
N5會廣泛地使用EUV技術,TSMC表示N5節點工藝的發展工藝與N7相似,並且目前已經達到了一個非常高水平的產量。
相較於N7節點,TSMC宣稱N5將提供1.8倍的密度,同功耗15%的性能提升或者同性能30%的節能。
同樣地,N5也會像N7那樣為移動端和HPC用途提供兩種額外選項。
相比起N7工藝,N5的HPC選項將提供最高達25%的性能提升。
在WikiChip的預計中,TSMC 5nm將比Intel和三星的下一個完全節點工藝成熟時間更早。
第二代5nm工藝(N5P)
如同7nm節點時候的情況,TSMC計劃將提供一種5nm工藝的優化版,名稱也類似:N5 Performance-enhanced version,代號N5P。
與N7P類似,N5P也在某些生產步驟(例如FEOL和MOL)進行了優化,相比起N5工藝,N5P可以提供同功耗下7%的性能提升或是同性能下15%的省電。
不過目前N5P的具體時間線仍然是未知的,但有跡象表明TSMC會在2020年末或2021年初將其推出。
3nm節點(N3)
TSMC表示他們的3納米工藝進展順利,預計將於2022年左右正式引入。
就像我們之前知道的那樣,目前的FinFET已經不能滿足於3nm節點時代的生產了,業界目前計劃引入新的GAA(閘極全環
Gate-all-around)技術。
但不能排除TSMC和Intel會繼續使用生產更容易、成本更加低的FinFET,因為它尚有潛力可以被挖掘,而三星已經計劃在3nm上面引入GAA技術了。
WikiChip更加傾向於TSMC會繼續在3nm節點上面使用FinFET,而會在隨後的工藝節點中引入GAA技術。
目前還沒有更多關於TSMC 3nm工藝的信息。
總結
在成為世界上最大的半導體代工廠之後,TSMC並沒有停止他們的腳步,相反,他們保持著新工藝的研發速度,從目前披露出來的進度來看,他們已經領先於Intel和其他半導體生產商了。
先不論這個工藝節點命名中有多少水分,但就目前7nm工藝的表現來看,TSMC確實是對得起「最先進」之名的。
所謂有競爭才有發展,在之前的時代中,TSMC、三星和GF都沒有對Intel構成過像樣的威脅,所以Intel才會在10nm工藝上制定如此激進的目標,導致其難產至今。
不過10nm工藝的晶片已經開始出貨了,當然早期10nm的表現肯定是不如現在14nm++的。
如果按照Intel以前的做法,他們肯定是會去吃透10nm再轉進下一代7nm節點工藝的,但是競爭對手的速度已經容不得他們慢慢吃透工藝了。
前不久Intel的CEO在一場峰會中宣稱將於兩年內提供7nm工藝,那麼他們究竟能不能做到呢?讓我們拭目以待。
詳解7nm工藝,三星,台積電,英特爾,格羅方德真不容易
晶圓代工巨頭企業三星、台積電和GF(格芯),在半導體工藝的發展上越來越迅猛,10nm製程才剛剛應用一年半,7nm製程便已經好似近在眼前。在業界盛行的摩爾定律將死的論調下,如此猛烈的突擊7nm製程...
超能課堂(135):納米製程背後的真真假假
我們經常在某手機發布會現場聽到,「××處理器採用了最先進的10nm工藝製造」,那麼究竟這個10nm代表著什麼意思呢?納米製程對於CPU、SoC而言到底多重要?又與電晶體、FinFET以及EUV有...
7納米EUV正式量產!能耗比再提升,海思、高通已躍躍欲試
對半導體行業來說,製程工藝可謂是關鍵中的關鍵。對晶片來說,密度更大、更先進的製程工藝有助於提升發熱控制,換言之甚至能做到提升性能但功耗卻減少。目前字面上最先進的製程工藝是台積電和三星的7納米工藝...
詳細解讀7nm製程,看半導體巨頭如何拼了老命為摩爾定律延壽
談起半導體技術的發展,總是迴避不了「摩爾定律」這四個字——當價格不變時,集成電路上可容納的元器件的數目,約每隔18~24個月便會增加一倍,性能也將提升一倍。晶片的製造工藝常常用XXnm來表示,比...
拒絕數字遊戲,英特爾10nm工藝+3D封裝是如何捍衛摩爾定律的
[PConline 雜談]從1983年起,英特爾就是全球最大的半導體公司了,不僅營收規模領先其他半導體公司,而且擁有地球上最先進的半導體工藝——沒錯,英特爾在半導體行業上的優勢就是這麼逆天,直到...
先進半導體工藝帶來晶片成本的變化
版權聲明:本文由半導體觀察翻譯自semiwiki,如需轉載,請與我們聯繫,謝謝。先進工藝製程成本的變化是一個有些爭議的問題。成本問題是一個複雜的問題,有許多因素會影響半導體製程成本。本文將討論關...
三星7nm LPP正式到來,全球首發EUV光刻工藝|半導體行業觀察
來源:內容由 微信公眾號 半導體行業觀察 (ID:icbank) 綜合自「快科技」,謝謝。這兩年為三星半導體業務立功最大的是存儲晶片部門,貢獻的營收、利潤達到七八成,而三星的晶圓代工業務雖然有高...
GlobalFoundries推出12nm FD-SOI工藝 性能比肩10nm FinFET
芯智訊 目前業界已量產的最先進的半導體工藝是14/16nmFinFET,下一個節點將是10nmFinFET,預計將於明年到來,其主要競爭者是Intel、三星和TSMC。而AMD和GlobalFo...
【業內熱點】三星完成基於EUV的5 nm FinFET工藝技術開發
4月16日,三星電子宣布其基於EUV的5 nm FinFET工藝技術已完成開發,現已可以為客戶提供樣品。與7nm相比,三星的5nm FinFET工藝技術將邏輯區域效率提高了25%,功耗降低了20...
英特爾:全球製程工藝創新者和引領者
智能互聯時代,數據洪流洶湧而生,對計算力的需求前所未有。英特爾始終以領先的製程工藝提供不斷躍升的計算力,並將電晶體密度作為引領製程工藝發展的首要準則。英特爾以突破性技術和持續創新不斷打破摩爾定律...
同樣是10納米製程,遲到的Intel有沒有更厲害些
數讀:2009年至今,ARM處理器製程從45nm躍進至10nm,加之架構迅速疊代,性能提升了100倍——iPad Pro自詡超越80%的便攜PC,Mali-G71揚言媲美中端筆記本獨顯。
晶圓代工廠的未來:台積電們如何找出路?
來源:本文由半導體行業觀察翻譯自extremetech,謝謝。 在過去幾年中,三星,台積電和GlobalFoundries們在競爭激烈(還是非常昂貴的)代工業務中都飽受爭議。即使是曾經堅持按照自...
IBM完成第一塊5nm晶圓,但晶片行業依然困難重重
隨著這幾年智慧型手機的高速發展,半導體行業的競爭也日趨白熱化。台積電、三星、格羅方德競爭激烈,製程工藝的開發與使用也相當激進;作為行業大佬的英特爾卻走得非常穩健,在三星、台積電大力推進10nm工...
AMD認為摩爾定律依舊有效 只是速度放緩而已
從英特爾聯合創始人戈登·摩爾在1965年提出後,摩爾定律主要的意義是「每2年晶片的電晶體密度會提升一倍,性能也會提升一倍。」摩爾定律在隨後的50多年時間裡,指引著半導體產業的發展。
摩爾定律就快終結了麼?不慌,英特爾將使用這項技術來保持定律
摩爾定律在半導體行業可以說是大名鼎鼎了。所謂摩爾定律,是出自英特爾的聯合創始人戈登摩爾,簡述之,就是每過兩年,半導體集成電路的性能將翻一番。事實證明,該定律絕非譁眾取寵,從半導體行業發跡到今天...
英特爾院士回應摩爾定律「消亡論」:大部分人都錯了!
有人說,摩爾定律不再重要了,並認為它純粹是一個技術問題,或者只是幾家巨頭間的競賽。還有人說,除了某幾個特定領域,遵循摩爾定律已讓成本太過高昂。更有人說,摩爾定律已死。真相究竟是什麼?「其中大部分...
三星Galaxy Note 9或仍然不會使用7nm晶片組
玩懂手機網2月1日消息,根據最新消息,三星近日宣布將在最新的Galaxy S9智慧型手機,使用的第二代10納米LPP處理器已經進入大規模生產階段。