台積電5nm開始風險生產 比7nm密度高1.7倍

文章推薦指數: 80 %
投票人數:10人

中關村在線消息:據外媒報導,台積電宣布他們已經完成了5納米工藝的基礎設施設計,進一步電晶體密度和性能。

台積電的5納米工藝將再次採用EUV技術,從而提高產量和性能。

台積電5nm開始風險生產 比7nm密度高1.7倍

根據台積電的說法,5納米工藝比其7納米工藝提升很大,以Arm Cortex-A72內核為例,工藝改進使得邏輯密度提高1.8倍,時鐘速度增加15%,SRAM和模擬電路面積減少,這意味著每個晶圓的晶片數量更多。

該工藝適用於移動,網際網路和高性能計算應用程式。

台積電還為矽設計流程方案提供在線工具,這些方案針對5 nm工藝進行了優化。

據報導,台積電現已開始風險生產。

APP商店搜索中關村在線,看2018年最新手機、筆記本評價排行


請為這篇文章評分?


相關文章 

技術分析第55期:手機Soc工藝你知多少?

【PConline 雜談】對於選購一台手機而言,我們除了注重外觀,設計,螢幕大小之外,性能當然是必然著重考慮的因素,就像一般用戶買汽車,並不會選擇用30萬去買一個0.6排量的車子(非混/電動),...

台積電ARM合作7nm晶片 為趕上iPhone8?

【機鋒資訊】3月17日,此前台積電總裁兼聯合CEO劉德音就表示過,預計今年年末公司就將正式量產10nm晶圓,而台積電7nm研發一如預期,預計將在2018年上半年量產, 不過似乎為了加快速度,台積...

5nm技術指日可待,EUV技術有重磅突破

全球一號代工廠台積電宣布了有關極紫外光刻(EUV)技術的兩項重磅突破,一是首次使用7nm EUV工藝完成了客戶晶片的流片工作,二是5nm工藝將在2019年4月開始試產。今年4月開始,台積電第一代...