智原科技推出世界最小存儲面積的40eHV與40LP SRAM編譯器
文章推薦指數: 80 %
智原科技(Faraday Technology Corporation, TWSE: 3035)今日發表基於聯電40eHV與40LP工藝的新一代內存編譯器(SRAM compiler)。
該編譯器結合聯電最新的0.213um2存儲單元(bit
cell)技術與智原科技的優化存儲器外圍電路設計,可自動輸出具有世界最小單元面積的存儲區塊,尤其在40eHV的工藝節點,可顯著地為行動裝置顯示器驅動晶片(MDDI)相關應用降低成本。
閱讀全文
智原發表PowerSlash(TM)IP於聯電55ULP 支持物聯網應用開發
台灣新竹2016年10月12日電 /美通社/ -- 聯華電子(UMC,TWSE: 2303)與ASIC設計服務暨IP研發銷售廠商智原科技(Faraday Technology Corporati...
Kilopass憑其革命性VLT技術改變DRAM產業格局
【PConline 資訊】10月12日消息,半導體嵌入式非易失性存儲器(eNVM)智慧財產權(IP)產品提供商Kilopass Technology, Inc.今日宣布推出其革命性的垂直分層晶閘...
智原和聯電發表28HPC(U) 12.5G SerDes PHY IP解決方案
台灣新竹2016年8月3日電 /美通社/ -- 聯華電子(UMC,TWSE: 2303)與 ASIC 設計服務暨 IP 研發銷售廠商智原科技(Faraday Technology Corpora...
進入1x nm時代,DRAM產業舉步維艱
隨著美光把台灣南亞科技納入囊中,DRAM內存產業基本上只有三星、SK Hynix及美光三家在玩了。目前三大廠商的主力製程工藝已經進入20nm,其中三星的進度最快,他們2015年3月份量產了20n...
智原科技推出UrLib+(TM)附加單元庫於聯電40LP工藝
台灣新竹2017年5月16日電 /美通社/ --ASIC設計服務暨IP研發銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今日推出基於聯電40...