Cadence獲得TSMC 7nm工藝技術認證

文章推薦指數: 80 %
投票人數:10人

楷登電子(美國 Cadence 公司,NASDAQ: CDNS)今日正式宣布與台灣積體電路製造股份有限公司(TSMC)取得的多項合作成果,進一步強化面向移動應用與高性能計算(HPC)平台的7nm FinFET工藝創新。

Cadence® 數字簽核與定製/模擬電路仿真工具獲得TSMC 7nm工藝 v1.0設計規則手冊(DRM)認證及SPICE認證。

合作期間,Cadence開發了包括多種解決方案的全新工藝設計包(PDK),進一步實現功耗、性能和面積(PPA)優化。

此外,Cadence 7nm定製電路設計參考流程(CDRF)與設計庫參數描述流程也獲得增強,並已有客戶完成7nm DDR4 PHY IP 的部署。

如需了解Cadence全流程數字與簽核先進節點解決方案的詳細內容,請訪問www.cadence.com/go/tsmc7nmdands。

如需了解Cadence定製/模擬電路仿真先進節點解決方案,請訪問www.cadence.com/go/tsmc7nmcanda。

如需了解Cadence IP 先進節點解決方案,請訪問www.cadence.com/go/tsmc7nmipadv。

7nm工具認證

面向TSMC的7nm工藝,Cadence打造了從設計實現到最終Signoff的完整數字流程,且已經通過TSMC認證。

該流程由以下核心系統組成:Innovus™ 設計實現系統、Quantus™ QRC提取解決方案、Tempus™ 時序簽核解決方案、Voltus™ IC電源完整性解決方案、Voltus-Fi定製化電源完整性解決方案、物理驗證系統(PVS)以及版圖依賴效應(LDE)電氣分析工具。

TSMC 7nm HPC平台已獲得多項支持,包括Genus™ 綜合解決方案的via-pillar建模以及完整的via-pillar設計實現和簽核環境。

同時,時鐘網格控制和總線布線功能已經實現對高性能設計庫的支持,進一步優化PPA性能並減少電遷移(EM)。

上述特性皆有助於客戶在成功打造先進節點系統的同時減少疊代次數,並確保成本與性能目標的實現。

獲得認證的定製/仿真工具包括:Spectre® 加速並行仿真器(APS)、Spectre eXtensive 分區仿真器(XPS)、Spectre經典仿真器、Virtuoso®v版圖套件、Virtuoso電路原理圖編輯工具以及Virtuoso仿真設計環境(ADE)。

7nm 工藝方面,高級設備投射以及定製化布線流程得到增強,助客戶提高生產力,滿足功耗、多種曝光,密度以及電遷移的要求。

7nm定製設計參考流程(CDRF)

為應對7nm定製與混合信號設計面臨的挑戰,Cadence成功開發增強版定製電路設計參考流程(CDRF)。

增強版CDRF以經過改進的設計方法為基礎,提供包括電路設計理念深度解讀、版圖設計實現,以及簽核與驗證模塊在內的多項特色功能,提高生產力。

電路設計模塊詳細解讀了多項實現方法,包括如何通過使用模塊發生器(ModGen)限制條件和TSMC PDK 的設備陣列獲取電路原理圖、如何進行功能性驗證、良率預估和優化,以及如何進行可靠性分析;簽核驗證方面,物理驗證模塊特彆強調了設計規則與「布局對線路圖(LVS)」檢查、簽核寄生參數提取,以及電遷移和電壓降(EM/IR)簽核檢查。

版圖設計實現模塊包括針對FinFET設備電路布局的互聯與限制條件驅動版圖,助設計師遵守設計規則,應對版圖依賴效應(LDE)。

布線模塊包括色彩感知流程和創新的電痕模式系統,縮短設計時間,減少寄生,並幫助設計師避免因電遷移而導致的一系列問題。

7nm設計庫參數特徵化工具流程

工具認證以外,Cadence Virtuoso Liberate™ 參數特徵化解決方案和 Virtuoso Variety™ 統計參數特徵化解決方案也獲得TSMC批准,將為包括高級時序、噪聲和功耗模型在內的7nm工藝提供Liberty內容庫。

憑藉創新的自由變量形式(LVF)描述方法,上述解決方案可以實現工藝變更籤核;並創建電遷移(EM)模型,實現EM信號優化及簽核。

面向7nm工藝的IP合作

作為DDR控制器和PHY IP的領先企業,Cadence DDR4 PHY和LPDDR4 PHY曾用於數代TSMC工藝技術(從28HPM/28HPC/28HPC+,到 16FF+/16FFC節點)。

通過與TSMC及用戶的緊密合作,Cadence從去年開始致力於開發7nm工藝IP。

截至2016年第4季度,Cadence應用7nm工藝節點實現DDR4 PHY旗艦產品的成功流片;核心客戶也已完成7nm DDR PHY與現有企業級SoC的集成。

「TSMC的最新工藝結合Cadence的強大工具與IP,必將為我們的共同客戶打造最佳的先進節點設計解決方案,」Cadence公司執行副總裁兼數字與簽核事業部、系統與驗證事業部總經理Anirudh Devgan博士表示。

「隨著v1.0設計規則的成熟以及TSMC認證的獲得,我們已經做好充分準備,滿足最具創新能力7nm工藝客戶的生產需求。

「全新v1.0設計規則與PDK表明,我們在7nm生產設計領域已經達到了全新高度,」TSMC設計架構市場部高級總監Suk Lee表示。

「我們與Cadence緊密合作,共同開發針對7nm設計的創新IP並為其頒發認證,助力我們的共同客戶實現移動設備與HPC設計的PPA目標。

「ARM與Cadence和TSMC已經就7nm設計流程展開密切合作,」 ARM公司系統與軟體事業部總經理Monika Biddulph表示。

「該流程將進一步推動高端移動應用與高性能運算應用的平台開發。


請為這篇文章評分?


相關文章 

PLD 技術概述

第1章 PLD技術概述當今社會是數字化的社會,是數字集成電路廣泛應用的社會。數字集成電路本身在不 斷地進行更新換代,它由早期的電子管、電晶體、小中規模集成電路,發展到超大規模集 成電路(VLSI...

新一代Virtuoso帶來全新電路設計體驗

摘 要:在Cadence公司慶祝Virtuoso發布25周年之際,推出了新一代的IC617,新版本帶來了更新,更強大的支持功能,採用領先的模擬驗證技術,全平台性能提升10倍以上。在Virtuos...