精品博文電磁兼容與電路保護技術探析
文章推薦指數: 80 %
便攜設備面臨著諸多潛在的電磁干擾(EMI)/射頻干擾(RFI)源的風險,如開關負載、電源電壓波動、短路、雷電、開關電源、RF放大器和功率放大器及時鐘信號的高頻噪聲等。
因此,電路設計和電磁兼容性(EMC)設計的技術水平對產品的質量和技術性能指標將起到非常關鍵的作用。
電磁干擾通常有兩種情形,即傳導干擾和輻射干擾。
傳導干擾是指通過導電介質把一個電網絡上的信號耦合(干擾)到另一個電網絡。
輻射干擾是指干擾源通過空間把其信號耦合(干擾)到另一個電網絡。
因此對EMC問題的研究實際上就是對干擾源、耦合途徑、敏感設備三者之間關係的研究。
電磁兼容設計就是針對電子產品中產生的電磁干擾進行優化設計,使之成為符合電磁兼容性標準的產品。
在電子線路中只要有電場或磁場存在,就會產生電磁干擾。
在高速PCB及系統設計中,高頻信號線、集成電路的引腳、各類接插件等都可能成為具有天線特性的輻射干擾源,能發射電磁波並影響其它系統或本系統內其他子系統的正常工作。
電磁兼容設計考慮為節省能源和提高工作效率,目前大多數電子產品都選用開關電源供電。
同時,越來越多的產品也都含有數字電路,以便提供更多的應用功能。
開關電源電路和數字電路中的時鐘電路是目前電子產品中最主要的電磁干擾源,它們是電磁兼容設計的主要內容。
設計中,需要把模擬信號部分、高速數字電路部分以及噪聲源DC-DC電源三部分合理地分開,使相互間的信號耦合達到最小。
在器件布設方面,遵從相互關聯的器件儘量靠近的原則,這樣可以獲得較好的抗噪聲效果。
此外,印刷電路板中電源線和地線的設計是克服電磁干擾的重要手段。
一些電子產品由於對電磁兼容性的考慮不足,致使產品沒有達到電磁兼容標準的要求,重新設計將大大推遲產品的上市時間,因此,電磁兼容性的改變顯得比較重要。
首先,要根據實際情況對產品進行診斷,找出干擾源及相互干擾的途徑和方式,依據分析結果,進行有針對性的整改。
如:對干擾源進行允許範圍內的減弱;分類整理電線電纜以減少線間耦合;改善地線系統;選擇高導電材料和鐵磁性材料實現電磁屏蔽等。
當這些措施均無法有效改善產品的電磁兼容性能時,改變電路板的布線結構是解決問題的根本辦法。
電路的ESD保護靜電放電(ESD)是從事硬體設計和生產的工程師都必須掌握的知識。
很多開發人員往往會遇到這樣的情形:實驗室中開發的產品,測試完全通過,但客戶使用一段時間後,即會出現異常現象,故障率也不是很高。
一般情況下,這些問題大多由於浪涌衝擊、ESD衝擊等原因造成。
在電子產品的裝配和製造過程中,超過25%的半導體晶片的損壞歸咎於ESD。
隨著微電子技術的廣泛應用及電磁環境越來越複雜,人們對靜電放電的電磁場效應如電磁干擾(EMI)及電磁兼容性(EMC)問題越來越重視。
電路設計工程師一般通過一定數量的瞬間電壓抑制器(TVS)器件增加保護。
如固狀器件(二極體)、金屬氧化物變阻器(MOV)、可控矽整流器、其他可變電壓的材料(新聚合物器件)、氣體電子管和簡單的火花隙。
隨著新一代高速電路的出現,器件的工作頻率已經從幾kHz上升到GHz,對用於ESD保護的高容量無源器件的要求也越來越高。
例如,TVS必須迅速響應到來的浪涌電壓,當浪涌電壓在0.7ns達到8KV(或更高)峰值時,TVS器件的觸發或調整電壓
(與輸入線平行)必須足夠低以便作為一個有效的電壓分配器。
電磁兼容和電路保護對所有電子產品的設計而言都是無法迴避的問題。
電路設計工程師除了熟悉電磁兼容相關標準,設計中還需綜合考慮器件本身的性能、寄生參數、產品性能、成本以及系統設計中的每個功能模塊,通過布局布線優化、增加去耦電容、磁珠、磁環、屏蔽、PCB諧振抑制等措施來確保EMI在控制範圍之內。
在制定電路保護設計方案時,最重要的是首先掌握因應的技術方案和設計手段,並據此選擇正確的ESD保護器件。
總結
電磁兼容性EMC包括兩個方面的要求:一方面是指設備在正常運行過程中對所在環境產生的電磁干擾不能超過一定的限值;另一方面是指器具對所在環境中存在的電磁干擾具有一定程度的抗擾度,即電磁敏感性。
隨著工程師們的熱心研究,難題也逐漸被攻克了。
前輩教你怎樣學好模擬電路
本文來源知乎,感謝作者"Yike,Tariel,李瑄"。僅為學習交流,版權歸作者所有!剛開始學習模擬電路?覺得學的雲裡霧裡的?覺得老師講的不好?覺得教材爛?好了,別找理由了,學不好應該是沒找到方...
第3期:初學者需要了解,電子工程師需要具備哪些技能?
一些初學者會問,我對電子這個行業很感興趣,但我沒有基礎,不知道從哪裡開始學;也有一些求職者會問,我想找一份高薪的工作,但我不知道自己是否符合他們的要求;其實,有一個快捷、簡便的方法可供參考,就是...